終端匹配負(fù)載的理論出發(fā)點(diǎn)是在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負(fù)載端反射回來的信號發(fā)生再次反射.
串聯(lián)終端匹配后的信號傳輸具有以下特點(diǎn):
A 由于串聯(lián)匹配電阻的作用,驅(qū)動信號傳播時以其幅度的50%向負(fù)載端傳播;
B 信號在負(fù)載端的反射系數(shù)接近+1,因此反射信號的幅度接近原始信號幅度的50%。
C 反射信號與源端傳播的信號疊加,使負(fù)載端接受到的信號與原始信號的幅度近似相同;
D 負(fù)載端反射信號向源端傳播,到達(dá)源端后被匹配電阻吸收;?
E 反射信號到達(dá)源端后,源端驅(qū)動電流降為0,直到下一次信號傳輸。
相對并聯(lián)匹配來說,串聯(lián)匹配不要求信號驅(qū)動器具有很大的電流驅(qū)動能力。
選擇串聯(lián)終端匹配電阻值的原則很簡單,就是要求匹配電阻值與驅(qū)動器的輸出阻抗之和與傳輸線的特征阻抗相等。理想的信號驅(qū)動器的輸出阻抗為零,實(shí)際的驅(qū)動器總是有比較小的輸出阻抗,而且在信號的電平發(fā)生變化時,輸出阻抗可能不同。比如電源電壓為+4.5V的CMOS驅(qū)動器,在低電平時典型的輸出阻抗為37?,在高電平時典型的輸出阻抗為45?[4];TTL驅(qū)動器和CMOS驅(qū)動一樣,其輸出阻抗會隨信號的電平大小變化而變化。因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。